Buscar

Máquinas Paralelas.pdf 457207729

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 3 páginas

Prévia do material em texto

SISD Single Instruction Single Data 
 
SIMD Single Instruction Multiple Data 
 
MISD Multiple Instruction Single Data 
 
MIMD Multiple Instruction Multiple Data 
 
UMA Uniforme Memory Access - Tempo de Acesso Uniforme a Memória 
 
COMA Cache Only Memory Access - Tempo de Acesso a Memória somente pela memória Cache 
 
NUMA NonUniforme Memory Access - Acesso Não Uniforme a Memória 
 
CC-NUMA Cache Coerency NUMA - Protocolo de manutenção de Coerência de Cache NUMA 
 
NC-NUMA Non Cache NUMA - Sem Cache NUMA 
 
MPP NonUniforme Memory Access - Acesso Uniforme a Memória 
 
COW/NOW Cluster Of Workstations ou Network Of Workstations 
 
 
Arquitetura de máquinas paralelas 
SISD SIMD MISD MIMD 
Von Neumann 
Processador 
Vetorial 
Processador 
Matricial 
Multipro-
cessadores 
Multicom-
putadores 
? 
UMA COMA NUMA 
Barrament
o 
Comutador CC - NUMA NC - NUMA 
NC - NUMA NC - NUMA 
MPP COW 
Memória compartilhada 
Troca de Mensagem 
Máquinas SIMD Single Instruction Multiple Data 
 
 
Máquinas MIMD Multiple Instruction Multiple Data 
 
Multiprocessadores 
 
Multicomputadores 
 
Superescalar : processador com vários unidades de processamento que podem operar 
em PARALELO, permitindo que VÀRIAS instruções sejam executadas em um ciclo de 
clock. 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 Arquitetura simplificada do 
 Pentium P5 
 
 
 
 
Unidade 
decodificação 
de Instruções 
Unidade de 
Busca de 
Operando 
Unidade de 
Execução de 
Instruções 
Unidade de 
Escrita na 
Memória 
 
 
Unidade 
 
de 
 
Busca de 
 
Instrução 
Unidade 
decodificação 
de Instruções 
Unidade de 
Busca de 
Operando 
Unidade de 
Execução de 
Instruções 
Unidade de 
Escrita na 
Memória 
Unidade de 
Busca de 
Instrução 
Unidade 
decodificação 
de Instruções 
Unidade de 
Busca de 
Operando 
Unidade de 
Escrita na 
Memória 
 ULA 
Unidade de 
Ponto 
Flutuante 
 ULA 
 LOAD 
 STORE 
 Cache para 
 Instrução 
 Cache para 
 Instrução 
 Registradores 
 Registradores 
 
ALU 
 
ALU 
 
BIU 
Branch 
Target 
Buffer 
 
ALU

Outros materiais