Essa pergunta também está no material:
Respostas
Para descrever a tabela-verdade dos latches e flip-flops tipo "RS", é necessário entender que esses dispositivos são circuitos digitais que armazenam um bit de informação. O latch RS é composto por duas portas lógicas NOR ou duas portas lógicas NAND. Ele tem duas entradas, a entrada S (Set) e a entrada R (Reset). Quando a entrada S é ativada, a saída Q é definida como 1, enquanto a saída Q' é definida como 0. Quando a entrada R é ativada, a saída Q é definida como 0, enquanto a saída Q' é definida como 1. Quando ambas as entradas são 0, o estado anterior é mantido. A tabela-verdade do latch RS é a seguinte: | S | R | Q | Q' | |---|---|---|----| | 0 | 0 | Q | Q' | | 0 | 1 | 0 | 1 | | 1 | 0 | 1 | 0 | | 1 | 1 | X | X | O flip-flop RS é uma versão sincronizada do latch RS. Ele tem duas entradas, a entrada S (Set) e a entrada R (Reset), e uma entrada de clock (CLK). Quando a entrada de clock é ativada, o flip-flop RS armazena o valor das entradas S e R. O flip-flop RS é usado para armazenar um bit de informação em um circuito digital. A tabela-verdade do flip-flop RS é a seguinte: | CLK | S | R | Q | Q' | |-----|---|---|---|----| | 0 | X | X | Q | Q' | | 1 | 0 | 0 | Q | Q' | | 1 | 0 | 1 | 0 | 1 | | 1 | 1 | 0 | 1 | 0 | | 1 | 1 | 1 | X | X | Espero ter ajudado a entender a tabela-verdade dos latches e flip-flops tipo "RS".
Responda
Para escrever sua resposta aqui, entre ou crie uma conta