Buscar

SISTEMAS DIGITAIS - Prova Unidade 3

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

06/04/2022 05:09 Anhembi Morumbi DL
https://student.ulife.com.br/ContentPlayer/Index?lc=MfpJV4gB4tbYoRAw8bgxGA%3d%3d&l=mXBh%2bmCzj%2fAN22MG%2fc9gDw%3d%3d&cd=p5qgTm1%2bzC1U1apuRIa2JA%3d%3d&sl=V9Wddbgm2nqBqMo… 1/1
Latches e flip-flops são componentes básicos dos sistemas lógicos sequênciais. A função deles consiste em armazenar um bit de informação. No mercado,
podemos encontrar diversas implementações de latches e de flip-flops, tais como “RS” e “D”. Para essa questão, descreva a tabela-verdade relativo aos
latches e flip-flops tipo “RS” e abstraia os conceitos relacionados respondendo às seguintes questões:
1) Quais os estados que não podem ocorrer nas entradas dos latches e flip-flops “RS”? Esses estados são diferentes quando usamos lógica positiva ou
lógica negativa?
2) Qual a diferença entre os latches e flip-flops tipo “RS” em relação ao tipo “D”?
3) Qual a diferença básica entre latches e flip-flops?
Poste a sua resposta em seu portfólio.
Referência
IDOETA, I.V.; CAPUANO, F. G. Elementos de Eletrônica Digital. 41 Ed. São Paulo: Érica, 2012. [recurso eletrônico, Minha Biblioteca]. Disponível em
<@X@EmbeddedFile.requestUrlStub@X@>.
TOCCI, R. J.; WIDMER, N. S.; MOSS, G. L. Sistemas Digitais: Princípios e Aplicações. 12 Ed. São Paulo: Pearson Education do Brasil, 2018. [recurso
eletrônico, Biblioteca Virtual Universitária]. Disponível em <@X@EmbeddedFile.requestUrlStub@X@>. VAHID, F.; LASCHUK, A. Sistemas Digitais: Projeto,
otimização e HDLs. Porto Alegre: Bookman, 2008. [recurso eletrônico, Minha Biblioteca]. Disponível em <@X@EmbeddedFile.requestUrlStub@X@>.
06/04/2022 05:09 Anhembi Morumbi DL
https://student.ulife.com.br/ContentPlayer/Index?lc=MfpJV4gB4tbYoRAw8bgxGA%3d%3d&l=mXBh%2bmCzj%2fAN22MG%2fc9gDw%3d%3d&cd=p5qgTm1%2bzC1U1apuRIa2JA%3d%3d&sl=V9Wddbgm2nqBqMo… 1/1
SUA RESPOSTA
1
Quando a entrada SET é momentaneamente pulsada em nível
BAIXO, enquanto a entrada RESET é mantida em nível ALTO, a entrada proibida é 0 0.
NO caso em que, SET e CLEAR (RESET) são ativadas em nível ALTO, a entrada proibida é 1 1.
2
O latch R-S síncrono não consegue evitar o estado de
oscilação quando os atrasos de propagação forem iguais
e ocorrer a transição de R=S=1 para R=S=0.
Introduzindo um inversor entre as entradas R e S, as
mesmas serão complementares, fazendo com que o
circuito atue na região normal de operação.
Tal circuito é conhecido com latch D (latch transparente).
3
Os latches são similares aos flip-flops porque são
dispositivos biestáveis e que podem permanecer em
um dos dois estados estáveis usando uma
configuração de realimentação, na qual as saídas são
ligadas as entradas opostas.
A principal diferença entre os latches e flip-flops é o
método usado para a mudança de estado.

Continue navegando