Prévia do material em texto
Atividade de Pesquisa: Sistemas Digitais 1 - Se duas formas de onda, A e B, são aplicadas nas entradas de uma porta AND conforme mostrado na figura abaixo, qual é a forma de onda de saída resultante? A forma de onda na saída X é nível ALTO apenas quando as formas de onda em A e B forem nível ALTO. Portanto, X é nível Alto. 2 - Projete um circuito lógico para implementar a operação especificada na tabela verdade mostrada na imagem abaixo: Sistemas Digitais Aluno (a): Data: 10 / 02 /2023 Atividade de Pesquisa NOTA: INSTRUÇÕES: 1. Esta Avaliação contém 10 (dez) questões, totalizando 10 (dez) pontos. 2. Você deve preencher dos dados no Cabeçalho para sua identificação 1. Nome / Data de entrega 3. As respostas devem ser digitadas abaixo de cada pergunta. 4. Ao terminar grave o arquivo com o seu nome e envie o arquivo pelo sistema. Atividade de Pesquisa: Sistemas Digitais X = 1 para três tipos de condições de entrada. Portanto, a expressão logica é: X =ÃBC + ABC + AB 3 - Determine a forma de onda fout para o circuito dado na imagem abaixo quando uma onda quadrada de 8 kHz for aplicada na entrada de clock do flip-flop A. Como esses flip-flops são disparados na borda positiva, as saídas mudam na borda positiva do clock. ocorre um pulso de saída para cada oito pulsos de entrada, assim a frequência de saída é 1kHz. 4 - A Figura abaixo mostra um temporizador 555 configurado no modo (oscilador). Determine a frequência de saída e o ciclo de trabalho. f= 1,44/(2,2 + 9,4)0,022 = 5,64 kHz (2,2 + 4,7 / 2,2 + 9,4) 100% = 59,5% 5 - São realizadas medidas de frequência no contador truncado mostrado na imagem abaixo conforme indicado. Determine se o contador está funcionando corretamente e, em caso negativo, determine o defeito. f4 = 10MHz / 32.064 = 311,88 Hz Atividade de Pesquisa: Sistemas Digitais A frequência de 637.76 Hz medida não está de acordo com a frequência calculada 311,88 Hz. Para encontrar o contador com defeito, determine o módulo truncado real com a seguir Módulo= f in 10MHz / f out 637,76Hz = 15.680 6 - Mostre os estados do registrador de 5 bits mostrado na imagem abaixo para as formas de onda de entrada de dados especificada e do clock. Considere que o registrador esteja inicialmente zerado (todos os bits em nível 0). O primeiro bit de dado (1) é inserido no registrador no primário pulso de clock e em seguida deslocado da esquerda para a direita enquanto os bits restante são inseridos e deslocados. O registrador contém 11010 após cinco pulsos de clock. 7 - O conteúdo hexadecimal do registrador CS e do IP são mostrados na imagem abaixo. Determine o endereço físico da próxima instrução na memória. o endereço base deslocado de offset são somados para produzir um endereço físico de 20 bits. (A0340) endereço base. Deslocado 4 bits à esquerda. + (OFF2) endereço de offset. = (A1333) endereço físico da próxima instrução. 8 - Um ALM em um FPGA Stratix II é configurado no modo LUT estendida, como mostra a imagem abaixo. Para as saídas da LUT específica mostrada, determine a saída de soma de produtos final. A expressão da saída de soma de produtos é: Ã5A4A3A2A1A0 + A5Ã4A3A2A1A0 + Ã5A4A3A2A1A0 + A6A5A4A3Ã2Ã0 + A6A5Ã4A3A2Ã0 + A6A5A4A3A2Ã0 9 - Determine as saídas A = B, A > B e A < B para os números de entradas mostrados no comparador visto na imagem abaixo. Atividade de Pesquisa: Sistemas Digitais A>B - BAIXO A=B - BAIXO A<B - ALTO 10 - Determine as margens de ruído dos níveis ALTO e BAIXO para CMOS e TTL usando as informações dadas nas imagens abaixo. V ih(mín) = 3,5 V V il(máx) = 1,5 V V oh(mín) = 4,4 V V ok(máx) = 0,33 V V nh = V oh(mín) - Vih(mín) = 4,4 V - 3,5V = 0,9 V V nl = V il(máx) - V ok(máx) = 1,5 V - 0,33V = 1,17 V Para CMOS operando com 5V. V ih(mín) = 2V V il(máx) = 0,8V V oh(mín) = 2,4V V ok(máx) = 0,4V V nh = V oh(mín) - V ih(mín) = 2,4V - 2V = 0,4 V V nl = V il(máx) - V ok(máx) = 0,8V - 0,4 V = 0,4 V Para porta TTL. Uma porta TTL é imune a um ruído de até 0,4V para os estados de entrada ALTO ou BAIXO. Atividade de Pesquisa: Sistemas Digitais