Baixe o app para aproveitar ainda mais
Prévia do material em texto
PROVA 1 - 2020_2 - 5af Entrega 8 out em 23:10 Pontos 25 Perguntas 5 Disponível 8 out em 20:50 - 8 out em 23:10 aproximadamente 2 horas Limite de tempo 140 Minutos Instruções Este teste foi travado 8 out em 23:10. Histórico de tentativas Tentativa Tempo Pontuação MAIS RECENTE Tentativa 1 129 minutos 11 de 25 As respostas corretas não estão mais disponíveis. Oi pessoal! Pensando que alguém possa ter alguma instabilidade da comunicação, estendi em 30 minutos o horário de prova de vocês: a prova estará disponível de 20h50 às 23h10. Não haverá nova extensão de prazo. Caso tenham problemas no envio de algum arquivo PDF, gentileza enviar por mensagem no Canvas ou Teams, até o horário de término informado acima. Não será aceito envio de link com os arquivos de solução das questões, e nem questões enviadas após o horário de término. Caso alguém apresente alguma necessidade especial que tenha sido informada ao NAI/PUC Minas, certifique-se de que tenha me informado com antecedência. Eu estarei online no Teams durante o tempo convencional da aula, caso haja alguma dúvida. Abraços, Flávia https://pucminas.instructure.com/courses/45636/quizzes/113244/history?version=1 Pontuação deste teste: 11 de 25 Enviado 8 out em 23:00 Esta tentativa levou 129 minutos. 4,5 / 4,5 ptsPergunta 1 Responder 1: Responder 2: Responder 3: Realize as conversões solicitadas, escrevendo as respostas sem inserir espaços entre os algarismos e desprezando os zeros à esquerda (caso contrário, sua resposta será corrigida de forma errada pelo sistema). 1 1 1 1 1 0 1 (binário) para decimal: 125 1 0 1 1 1 0 1 1 1 (BCD) para binário: 10110001 1 0 1 1 1 1 1 (binário) para hexa: 5F 125 10110001 5F 1,5 / 1,5 ptsPergunta 2 Considere que uma porta lógica padrão da família TTL possua os seguintes parâmetros caraterísticos de corrente: Entrada: I = 1,4 miliampere I = 40 microampere Saída: I = 10 miliampere I = 400 microampere O fator de carga (FAN-OUT) para esta porta lógica na alimentação de entradas de portas lógicas TTL que possuam estes mesmos parâmetros de corrente é: IL IH OL OH 7 0 / 10 ptsPergunta 3ão respondidaão respondida Você deverá desenvolver sua solução de forma manuscrita, no papel, escanear e postar aqui um arquivo PDF. Cuide para que a qualidade da imagem seja excelente, para correção. Projete um circuito que forneça na única saída S uma dentre 4 possíveis funções lógicas das entradas X e Y, dependendo das entradas D e C, conforme descrição abaixo: Caso DC = 00, S = X OR Y Caso DC = 01, S = NOT(Y) Caso DC = 10, S = X EXOR Y Caso DC = 11, S = X NAND Y Siga as seguintes etapas: a) Tabela-verdade que descreva o funcionamento do circuito (entradas D, C, X, Y e saída S) b) Implementação do circuito utilizando um MUX 8x1 e no máximo 1 porta lógica adicional, usando, como entradas de seleção do MUX, os sinais D, C e X, nesta ordem. 2 / 6 ptsPergunta 4 Você deverá fazer a sua solução no papel, manuscrita, e postar o arquivo PDF aqui. Cuide para que a qualidade da imagem seja excelente. Sugiro escanear sua solução, ao invés de fotografar. Não será aceita resposta sem a correspondente memória de cálculo e devidas explicações que acompanhem o raciocínio. Um engenheiro necessitava de um circuito eletrônico programável através do posicionamento de chaves e capaz de implementar expressões booleanas entre quatro sinais digitais (A, B, C e D). Ele solicitou a um técnico que montasse o circuito apresentado na figura, utilizando decodificadores com 3 (três) entradas e 8 (oito) saídas, em que E3 representa o bit mais significativo da entrada. Sabe-se que o pino de enable, quando desativado, faz com que todas as saídas do decodificador (S0 até S7) permaneçam em nível lógico 1. As chaves são independentes e têm duas posições de contato, conectadas à barra de +VCC ou ao terminal do decodificador. Quais chaves devem ser conectadas aos terminais do decodificador de forma que a seguinte expressão lógica seja implementada? q2 sistemas digitais.pdf (https://pucminas.instructure.com/files/2072563/download) Erro crucial: pelo circuito, a entrada D é a mais significativa. E então, as linhas da tabela devem ser numeradas colocando-se as entradas na ordem DABC (-4 pontos) 3 / 3 ptsPergunta 5 O circuito abaixo representa um decodificador com entradas X1 e X0 e https://pucminas.instructure.com/files/2072563/download saídas Q0, Q1, Q2 e Q3. Qual tabela representa corretamente o decodificador? Tabela 4 Tabela 3 Tabela 1 Tabela 2 Pontuação do teste: 11 de 25
Compartilhar