Buscar

P1_PEL105_071221

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Prévia do material em texto

P1 – PEL105 – Circuitos e Sistemas Analógicos 
Prof. Dr. Salvador Pinillos Gimenez 
Data: 07/12/2021 
Tel. 11 99902-2125 
 
1- (1 ponto) Considere a afirmação: Os sistemas analógicos estão com os seus dias 
contados. Você concorda com essa afirmação? Justifique. 
2- (1 ponto) Porque hoje em dia a grande parte dos circuitos low power low voltage são 
integrados e CMOS ? 
3- (1 ponto) Explique fisicamente o que acontece com a região de canal (condição da 
interface entre filme de silício e óxido de porta em nível de quantidade de portadores 
móveis) do MOSFET do tipo n, quando a tensão de porta (VGS) varia de valores 
negativos a valores muito maiores que VTH, considerando-se VDS praticamente igual a 
zero. 
4- (1 ponto) Considere que um MOSFET canal n, que possua 0,5 V de tensão de limiar. 
Qual região de operação ele se encontra: 
4.1- VGS=1,5 V, VDS=1 V : __________________________; 
4.2- VGS=1 V, VDS=1,5 V : __________________________ ; 
4.3- VGS=2 V, VDS=1 V : ____________________________ ; 
4.4- VGS=1 V, VDS=2 V : ____________________________ ; 
4.5- VGS=0,5 V, VDS=1 V : __________________________ ; 
 
 
 
5- (1 ponto) Na curva IDS em função de VGS, Identifique as regiões de operação onde o 
transistor está polarizado. Vide para a curva IDS x VDS. 
6- (1 ponto) Quais são os modelos SPICE de primeira, segunda e terceira geração? Quais 
são as características principais desses modelos? 
7- (1 ponto) Qual o procedimento que deve ser adotado para calibração de um simulador 
SPICE ? Como você consegue comparar se um modelo nível “X” do SPICE é melhor que 
o nível “Y”. 
8- (1 ponto) Descreva a metodologia de desenvolvimento de projetos de CIs analógicos 
de baixa potência, baixa tensão (low power low voltage), baseada na curva de gm/IDS em 
função de IDS/(W/L). Existe uma outra relação entre parâmetros que deve ser considerada 
por esse método? Em que condições os transistores de um OTA devem ser polarizados 
para se obter um maior ganho de tensão (AV0), uma maior frequência de ganho de tensão 
unitário (fT) e com um bom compromisso entre AV0 e fT. 
9- (1 ponto) O que é um circuito de um espelho de corrente, dê seu esquema elétrico, seu 
equacionamento e explique o seu funcionamento? 
10- (1 ponto) Explique o funcionamento do OTA CMOS simétrico de um único estágio e 
um única saída operando em CC e CA. 
- 
+

Outros materiais