Baixe o app para aproveitar ainda mais
Prévia do material em texto
29/08/2023, 13:29 Avaliação Final (Discursiva) - Individual about:blank 1/3 Prova Impressa GABARITO | Avaliação Final (Discursiva) - Individual (Cod.:828413) Peso da Avaliação 4,00 Prova 62721585 Qtd. de Questões 2 Canceladas 1 Nota 9,50 Atenção: Esta questão foi cancelada, porém a pontuação foi considerada. [Laboratório Virtual - Circuito com Lógica Booleana] Em um momento do experimento de laboratório virtual, foi utilizado o circuito integrado (CI) SN 74HC08N, o qual é composto por quatro portas lógicas AND (E) de duas entradas cada. Nesse sentido, determine a expressão booleana do experimento realizado com a porta OR e realize o processo inserindo uma porta NOT após a porta OR. A figura anexa representa o circuito que foi utilizado no experimento. Em um caso real, caso seja necessário que a saída que vai para o LED tenha um comportamento de uma porta lógica NÃO-E/NE (NAND), apenas esse circuito integrado não iria satisfazer a necessidade do projeto. Disserte sobre como é possível fazer com que a saída conectada ao LED se comporte como uma porta lógica NÃO-E/NE (NAND). Resposta esperada *O circuito integrado SN 74HC08N possui apenas portas lógicas AND (E), sendo que a porta lógica NÃO-E/NE (NAND) possui um arranjo que é composto por uma AND (E) e uma porta VOLTAR A+ Alterar modo de visualização 1 29/08/2023, 13:29 Avaliação Final (Discursiva) - Individual about:blank 2/3 NOT (inversora) conectada na saída de uma porta E. *Sendo assim, seria necessário analisar um circuito integrado com, no mínimo, uma porta lógica NOT, que seria conectado antes do LED. *Outra opção seria selecionar um circuito integrado composto de portas NAND. Minha resposta O circuito e composto por um CI que possui apenas portas logicas do tipo AND (E) dessa forma podemos analisar que a portas NAND (NÃO-E) e constituída de uma AND e uma NOT (inversora) que seria alocada na saída da porta AND ficaria desse forma todo bit 0 que chegar na entrada da porta NOT ser transformado em bit 1em sua saída ligando o led e toda vez que a saída da porta AND for bit 0 o led ficara ligado. Uma opçao mais barata seria usar uma NAND ja que uma porta universal. Retorno da correção Olá, acadêmico(a)! Sua resposta abordou alguns dos elementos da questão com base nos materiais disponibilizados, porém, poderia ter explorado mais os conteúdos fundamentais da disciplina. Confira no quadro "Resposta esperada" a sugestão de resposta para esta questão. Um flip-flop tem o funcionamento parecido ao de um Latch, mas com a diferença de que as transições nas saídas só poderão ocorrer no mesmo instante em que ocorre a borda de subida ou borda de descida do sinal de clock aplicado ao flip-flop. Além das entradas do flip-flop e da entrada de "clock", normalmente existem também as entradas chamadas "Preset" e "Clear", que podem ser entendidas como entradas de controle. Existem vários tipos de fllip-flops que são utilizados para implementar circuitos eletrônicos digitais. Nesse contexto, analise as figuras e responda aos itens a seguir: a) Qual é o tipo de flip-flop que as figuras se referem? b) Qual deverá ser o nível lógico das entradas de controle "Preset" e "Clear" para que o flip-flop das figuras funcione normalmente como flip-flop? c) Esse flip-flop é sensível a qual borda do sinal de clock? d) Explique o funcionamento desse flip-flop, baseado em sua tabela verdade, informando como sua saída Q se comporta em função das entradas J, K e do sinal de clock. Resposta esperada a) As figuras se referem ao flip-flop JK. b) Para que o flip-flop funcione normalmente, devemos ter Preset = 1 e Reset = 1, ou seja, essas duas entradas de controle devem estar em nível lógico alto. c) Esse flip-flop é sensível à borda de subida do sinal de clock. d) Se for aplicado ao flip-flop os valores J=K=0, na subida do sinal de clock teremos Qf=Qa, ou 2 29/08/2023, 13:29 Avaliação Final (Discursiva) - Individual about:blank 3/3 seja, a saída Qf continua com o mesma valor anterior (Qa), funcionando como memória. Se for aplicado ao flip-flop os valores J=0 e K=1, na subida do clock teremos Qf=0. Se for aplicado ao flip-flop os valores J=1 e K=0, na subida do clock teremos Qf=1. Se for aplicado ao flip-flop os valores J=1 e K=1, na subida do clock teremos Qf=Qa' , ou seja, Qa barrado ou negado, que significa o valor inverso do valor anterior da saída, funcionando como inversor. Minha resposta a) Flip flop JK ou FF JK b) deve estar em nivel alto o Preset e Clear em nível baixo e ao ser acionadas simultaneamente causa indeterminação. c) Sim é sensível a borda de subida nível alto todo FF JK funciona em nível alto. d) O sinal do Clock em nível alto, o estado normal do FF JK se inicia J0 e K0 =Qa (estado anterior). J=1 faz a saída para Q=1 e Q’0 se o K=1 faz a saída para Q0 e Q’1. se ambos em nível alto J=1 e K=1 a saída Qf= Qa’ (saída negada), neste estado se as saídas se alternam repetidamente entre si Q e Q’. Retorno da correção Parabéns, acadêmico(a)! Sua resposta se aproximou dos objetivos da questão, mas poderia apenas ter apresentado mais argumentos acerca dos conteúdos disponibilizados nos materiais didáticos e estudos. Confira no quadro "Resposta esperada" a sugestão de resposta para esta questão. Imprimir
Compartilhar