Baixe o app para aproveitar ainda mais
Prévia do material em texto
Questão 1/5 - Arquitetura de Computadores A Organização interna da CPU é denominada Caminho de Dados, composto por: Registradores ULA – Unidade lógica e aritmética Sobre o Caminho de Dados: I. Controlado pela UC, é “o coração” da maioria das CPUs. II. Define o que a máquina pode fazer. III. A velocidade do ciclo do caminho de dados determina a velocidade do processador. Assinale a Alternativa CORRETA Nota: 20.0 A As alternativas I e II estão CORRETAS B As alternativa II e III estão CORRETAS C APENAS a alternativa III está CORRETA D TODAS alternativas estão CORRETAS Você acertou! Slide 13/42 da Aula 2 Capítulo 2.1.1 do Livro Organização Estruturada de Computadores do autor Andrew S. Tanenbaum, 6ª Edição – Disponível na Biblioteca Virtual (UNINTER) A Organização interna da CPU é denominada Caminho de Dados, composto por: Registradores ULA – Unidade lógica e aritmética Controlado pela UC, é “o coração” da maioria das CPUs. Define o que a máquina pode fazer. A velocidade do ciclo do caminho de dados determina, em última análise, a velocidade do processador. Quanto mais rápido o ciclo mais rápido o funcionamento da máquina. Questão 2/5 - Arquitetura de Computadores Duas arqquiteturas de processadores são amplamente definidas e comparadas. São elas as arquiteturas CISC e RISC. Sobre elas é CORRETO afirmar: I. CISC - Computador com conjunto de instruções reduzido II. RISC - Conjunto de instruções grande, operações de tamanhos variáveis, com formatos complexos. Executa múltiplas operações quando uma única instrução é dada. III. RISC - Cada instrução executa apenas uma operação, todas do mesmo tamanho e com poucos formatos. Assinale a alternativa CORRETA Nota: 20.0 A Apenas a alternativa II é CORRETA B TODAS alternativas estão CORRETAS C As alternativas II e III estão CORRETAS D Apenas a alternativa III é CORRETA Você acertou! Slides 19 e 20 da Aula 2 RISC versus CISC CISC - (Complex Instruction Set Computer) Computador com conjunto de instruções complexo Conjunto de instruções grande, operações de tamanhos variáveis, com formatos complexos. Executa múltiplas operações quando uma única instrução é dada. RISC - (Reduced Instruction Set Computer) Computador com conjunto de instruções reduzido Simplifica as instruções para executar mais rapidamente. Cada instrução executa apenas uma operação, todas do mesmo tamanho e com poucos formatos. Operações aritméticas são executadas entre registradores. Questão 3/5 - Arquitetura de Computadores As portas lógicas são apresentadas e definidas nos Slides do Material complementar de apoio didático pedagógico disponibilizado na Aula 3. A figura a seguir representa a porta do operador binário que necessita de pelo menos duas variáveis e representado pelo (.) ou multiplicação algébrica. Assinale qual a alternativa CORRETA do nome desta porta lógica Nota: 20.0 A Porta Lógica AND (E) Você acertou! Slide 10/26 do Material complementar de apoio didático pedagógico disponibilizado na Aula 3. B Porta Lógica OR (OU) C Porta Lógica NAND D Porta Lógica NOT (Negação) Questão 4/5 - Arquitetura de Computadores Nas definições da Álgebra de Boole apresentadas no material complementar de apoio didático pedagógico, sobre os Operadores da Álgebra Booleana, é apresentado que "As variáveis booleanas serão representadas por letras maiúsculas, A, B, C,... e as funções pela notação f(A,B,C,D,...) e possuem duas classes de operadores Lógicos: Os Fundamentais e os Secundários. Considerando estas definições, a figura a seguir representa as portas lógicas dos operadores Fundamentais e Secundários. Assinale a Alternativa CORRETA com os nomes das respectivas portas Nota: 20.0 A 1. OR 2. AND 3. NOT 4. NOR 5. NAND 6. XNOR 7. XOR C 1. OR 2. AND 3. NOT 4. XNOR 5. NAND 6. NOR 7. XOR D 1. AND 2. OR 3. NOT 4. NAND 5. NOR 6. XOR 7. XNOR Você acertou! Slide 7/26 do Material Complementar de Apoio Didático Pedagógico Questão 5/5 - Arquitetura de Computadores Foi apresentado na aula 2, no capítulo Memórias, uma pirâmide que representa a Hierarquia das memórias em 5 (Cinco) níveis. I. Cache II. Memória Principal III. Fita/Discos Ópticos IV. Disco Magnético V. Registradores Assinale a alternativa CORRETA da ordem Hierárquica das memórias, utilizando 1 como TOPO da pirâmide e 5 como a base Nota: 20.0 A A sequência correta, do TOPO para BASE é: I, II, III, IV, V B A sequência correta, do TOPO para BASE é: V, I, II, IV, III Você acertou! Slide 24/42 da Aula 2 Capítulo 2.3.1. Hierarquias de Memória - do Livro Organização Estruturada de Computadores do autor Andrew S. Tanenbaum, 6ª Edição – Disponível na Biblioteca Virtual (UNINTER) C A sequência correta, do TOPO para BASE é: V, IV, III, I, II D A sequência correta, do TOPO para BASE é: IV, III, I, II, V
Compartilhar