Baixe o app para aproveitar ainda mais
Prévia do material em texto
PLANO DE ENSINO DE DISCIPLINA PERÍODO LETIVO: ÓRGÃO OFERTANTE: 2019.1 COORD. DE ENGENHARIA ELETRÔNICA - UACSA UNIVERSIDADE FEDERAL RURAL DE PERNAMBUCO COORDENAÇÃO DE PLANEJAMENTO DE ENSINO PRÓ-REITORIA DE ENSINO DE GRADUAÇÃO Disciplina CH Teórica Crédito TÉCNICAS DIGITAIS 45 15 4.0 CH Prática Turma Identificação Cursos que Atende Período EN5 ENGENHARIA ELETRÔNICA - UACSA; ENGENHARIA ELÉTRICA - UACSA 2019.1 Horário TER - 16 00 17 00 | 17 00 18 00; QUI - 16 00 17 00 | 17 00 18 00; Professor N. Qtd Subturmas 0ROBERTO KENJI HIRAMATSU Ementa Sistemas de numeração e códigos; Aritmética binária; Portas Lógicas; Análise e projetos de circuitos combinacionais; Minimização por mapa de Karnaugh; Somadores; Decodificadores e Codificadores; Multiplexadores e demultiplaxadores; Análise e síntese de circuitos sequenciais; Latches e Flip-Flops; Máquinas de estado fino; Registradores, registradores de deslocamento e contadores; Dispositivos lógicos programáveis; memória. *Ementa alterada pelo processo nº 14989/2017-28 e 15004/2017-81 Objetivo Relacionar e reconhecer os conceitos e teorias básicos de sistemas digitais com os problemas práticos da área; Interpretar, analisar e aplicar em problemas que envolvem circuitos combinacionais e sequenciais e então permitam elaborar e projetar soluções para estes problemas; Praticar com blocos básicos da eletrônica digital, através de experimentos, que permitam manipulá-los e analisar o comportamento destes circuitos digitais, ajudam a assimilar os conhecimentos teóricos e práticos associados e influencie na forma de atuar e pesquisar do aluno nesta área Metodologia As aulas serão trabalhadas de forma de Aula Expositiva Dialogada e Leituras Dirigidas para auxiliar a compressão prévia do conteúdo. Será também trabalhado Laboratórios realizados pelos alunos com preparação prévia para realização dos experimentos. Conteúdo Programático Apresentação da disciplina. Sistemas numéricos Sistema de numeração binário, octal, decimal e hexadecimal com conversões de um sistema para outro. BCD code. Gray Code,Byte e Word. Códigos alfanuméricos. Aritmética binária Aritmética binária e complemento de 2 Representação de frações e ponto flutuante e ponto fixo. Funções de portas lógicas AND, OR, NOT, NAND e NOR. Expressões booleanas e circuitos envolvendo portas lógicas Álgebra de Boole. Teorema de De Morgan. Identidades Booleanas. Simplificação de circuitos. Soma de Produtos. Universalidade de portas NAND e NOR. Mapa de Karnaugh Aplicação de Mapa de Karnaugh e processo de desenvolvimento. Operadores e circuitos ou-exclusivo. Somadores. Codificadores e Decodificadores. Introdução da dispositivos Lógicos Programáveis. Padrão IEEE. Ambiente de desenvolvimento e estrutura para simulação Circuitos Sequenciais Latch. Famílias de circuitos integrados e suas características. Flip-flop J-K, Flip-flop D. Sinais assíncronos, sinais de clock e considerações de tempo em FF. Aplicações de circuitos sequenciais armazenamento, transferência, amostragem de sequência de entrada. Registradores e contadores. Máquina de estado Finito para projeto de circuitos sequenciais Projetos de circuitos usando Máquinas de estado e contadores. Multiplexadores, Demultiplexadores e memórias. - 2 verificações de aprendizagem obrigatórias, além de uma terceira verificação de aprendizagem opcional e substitutiva; A primeira e segunda VAs são compostas dos seguintes itens - Prática de Laboratório e Relatório (contando até 2,0 pontos na 1ª e 2ª VAs.); - Exercícios para entrega em aula (contando até 2,0 pontos na 1ª e 2ª VAs.) - Prova escrita VA1=0,6*P1+0,2*LAB1+0,2*EXE1 VA2=0,6*P2+0,2*LAB2+0,2*EXE2 P1 ? Prova para Primeria VA P2 ? Prova para segunda Segunda VA LAB1 ? Média das entregas dos Laboratórios L1 e L2 LAB2 ? Média das entregas dos Laboratórios L3, L4 e L5 EXE1 ? Média dos exercícios de Entrega E1, E2 EXE2 ? Média dos exercícios de Entrega E3, E4 e E5 VA1 ? Nota da Primeira VA VA2 ? Nota da Segunda VA VA3 ? Nota de terceira VA com avaliação substitutiva e optativa será obtida por meio de uma única prova versando todo o conteúdo da disciplina. Avaliação Padrão UFRPE Forma de Avaliação 10/03/2019 AprovadoData Impresso: Status do Relatório:1 / 4 PLANO DE ENSINO DE DISCIPLINA PERÍODO LETIVO: ÓRGÃO OFERTANTE: 2019.1 COORD. DE ENGENHARIA ELETRÔNICA - UACSA UNIVERSIDADE FEDERAL RURAL DE PERNAMBUCO COORDENAÇÃO DE PLANEJAMENTO DE ENSINO PRÓ-REITORIA DE ENSINO DE GRADUAÇÃO Bibliografia BÁSICA: CAPUANO, FRANCISCO GABRIEL; IDOETA, IVAN V, ELEMENTOS DE ELETRÔNICA DIGITAL. (LIVRO), TOCCI, RONALD J.; WIDMER, NEAL S.; MOSS, GREGORY L, SISTEMAS DIGITAIS PRINCÍPIOS E APLICAÇÕES. (LIVRO), TANENBAUM, ANDREW S., ORGANIZAÇÃO ESTRUTURADA DE COMPUTADORES (LIVRO) COMPLEMENTAR: [1]Digital Design (VHDL) An Embedded Systems Approach Using VHDL Ashenden, Peter J. Elsevier Science Technology 2007 [2] Eletrônica Digital Princípio e aplicações, lógica sequencial Vol. 2. MALVINO [3] UYEMURA John p. Sistemas Digitais. Uma abordagem integrada.; São Paulo, Editora Thomson, 2002 [4] DANTAS, P. L. e ARROIO, R. Eletrônica Digital, Técnicas Digitais e Dispositivos Lógicos Programáveis, Senai-PE, 2014 [5] LOURENÇO, A. C. de et al. Circuitos Digitais. 6. ed. São Paulo Érica, 2002. Unidade Programática Data Conteúdo Qtd de Aulas Teórica Prática Professor ResponsávelInício Fim Horário 12/03/2019 (Ter) Apresentação da disciplina. Sistemas numéricos 2 0 ROBERTO KENJI16:00 18:00 14/03/2019 (Qui) Sistema de numeração binário, octal, decimal e hexadecimal com conversões de um sistema para outro. BCD code. Gray Code 2 0 ROBERTO KENJI HIRAMATSU 16:00 18:00 19/03/2019 (Ter) Byte e Word. Códigos alfanuméricos. Aritmética binária Aritmética binária e complemento de 2 2 0 ROBERTO KENJI HIRAMATSU 16:00 18:00 21/03/2019 (Qui) Representação de frações e ponto flutuante e ponto fixo. 2 0 ROBERTO KENJI16:00 18:00 26/03/2019 (Ter) Exercício de entrega E1 2 0 ROBERTO KENJI16:00 18:00 28/03/2019 (Qui) Funções de portas lógicas AND, OR, NOT, NAND e NOR. Expressões booleanas e circuitos envolvendo portas lógicass 2 0 ROBERTO KENJI HIRAMATSU 16:00 18:00 02/04/2019 (Ter) Álgebra de Boole. Teorema de De Morgan. Identidades Booleanas. 2 0 ROBERTO KENJI16:00 18:00 04/04/2019 (Qui) Prática L1 - Portas lógicas e características de circuitos digitais 0 2 ROBERTO KENJI16:00 18:00 09/04/2019 (Ter) Simplif icação de circuitos. Soma de Produtos. Universalidade de portas NAND e NOR. Mapa de Karnaugh 2 0 ROBERTO KENJI HIRAMATSU 16:00 18:00 11/04/2019 (Qui) Apl icação de Mapa de Karnaugh e processo de desenvolvimento. Exercício de 2 0 ROBERTO KENJI HIRAMATSU 16:00 18:00 16/04/2019 (Ter) Operadores e circuitos ou-exclusivo. S o m a d o r e s . C o d i f i c a d o r e s e D e c o d i f i c a d o r e s . 2 0 ROBERTO KENJI HIRAMATSU 16:00 18:00 18/04/2019 (Qui) Int rodução da d isposi t ivos Lógicos Programáveis. Padrão IEEE. Ambiente de desenvo lv imento e es t ru tu ra para s imu lação 0 2 ROBERTO KENJI HIRAMATSU 16:00 18:00 23/04/2019 (Ter) Famílias de circuitos integrados e suas características. Trabalho E3 0 2 ROBERTO KENJI16:00 18:00 10/03/2019 AprovadoData Impresso: Status do Relatório:2 / 4 PLANO DE ENSINO DE DISCIPLINA PERÍODO LETIVO: ÓRGÃO OFERTANTE: 2019.1 COORD. DE ENGENHARIA ELETRÔNICA - UACSA UNIVERSIDADE FEDERAL RURAL DE PERNAMBUCO COORDENAÇÃO DE PLANEJAMENTO DE ENSINO PRÓ-REITORIA DE ENSINO DE GRADUAÇÃO Unidade Programática Data Conteúdo Qtd de Aulas Teórica Prática Professor ResponsávelInício Fim Horário 25/04/2019 (Qui) Pratica L2 - Circuitos Combinacionais- Decodificador 0 2 ROBERTO KENJI16:00 18:00 30/04/2019 (Ter) Mult ip lexadores, Demult ip lexadores. Exercício/preparação para L3 2 0 ROBERTO KENJI16:00 18:00 02/05/2019 (Qui) Pratica L3 - Projeto somador 0 2 ROBERTO KENJI16:00 18:00 07/05/2019 (Ter) Primeira Verificação de Aprendizagem 2 0 ROBERTO KENJI16:00 18:00 09/05/2019 (Qui) Circuitos Sequenciais Latch. Exercíciosresolvidos 2 0 ROBERTO KENJI16:00 18:00 14/05/2019 (Ter) F l i p - f l op J -K , F l i p - f l op D . S ina i s a s s í n c r o n o s , s i n a i s d e c l o c k e c o n s i d e r a ç õ e s d e t e m p o e m F F . 2 0 ROBERTO KENJI HIRAMATSU 16:00 18:00 16/05/2019 (Qui) Apl icações de circuitos sequenciais armazenamento , t rans fe rênc i a , amostragem de sequência de entrada. 2 0 ROBERTO KENJI HIRAMATSU 16:00 18:00 21/05/2019 (Ter) Registradores e contadores. Exercício de entrega E4 2 0 ROBERTO KENJI16:00 18:00 23/05/2019 (Qui) Pratica L4 - Flip-flop 0 2 ROBERTO KENJI16:00 18:00 28/05/2019 (Ter) Máquina de estado Finito 2 0 ROBERTO KENJI16:00 18:00 30/05/2019 (Qui) Prática L5 -Circuito sequencial- Divisores de frequência assíncronos 0 2 ROBERTO KENJI16:00 18:00 04/06/2019 (Ter) Projetos de circuitos usando Máquinas de estado e contadores. Exercício de entrega E5 2 0 ROBERTO KENJI HIRAMATSU 16:00 18:00 06/06/2019 (Qui) Tecnologias de memórias 2 0 ROBERTO KENJI16:00 18:00 11/06/2019 (Ter) Exercício/Projeto para L5 de circuito com máquina de estado 2 0 ROBERTO KENJI16:00 18:00 13/06/2019 (Qui) Prática L6 -Circuito sequencial-Maquina de estado Multiplexadores 0 2 ROBERTO KENJI16:00 18:00 18/06/2019 (Ter) Exercício /Revisão 2 0 ROBERTO KENJI16:00 18:00 25/06/2019 (Ter) Segundo Verificação de Aprendizagem 2 0 ROBERTO KENJI16:00 18:00 04/07/2019 (Qui) Terceira Verificação de Aprendizagem 2 0 ROBERTO KENJI16:00 18:00 11/07/2019 (Qui) Prova Final 2 0 ROBERTO KENJI16:00 18:00 10/03/2019 AprovadoData Impresso: Status do Relatório:3 / 4 PLANO DE ENSINO DE DISCIPLINA PERÍODO LETIVO: ÓRGÃO OFERTANTE: 2019.1 COORD. DE ENGENHARIA ELETRÔNICA - UACSA UNIVERSIDADE FEDERAL RURAL DE PERNAMBUCO COORDENAÇÃO DE PLANEJAMENTO DE ENSINO PRÓ-REITORIA DE ENSINO DE GRADUAÇÃO Turma Téorica Prática Prova Final Resumo número de aulas Turma EN5 46 16 2 09/03/2019 09/03/2019 ROBERTO KENJI HIRAMATSUProfessor: FERNANDO GONCALVES DE ALMEIDA NETO (Plano Aprovado)Coordenador: Data de Envio: Data de Aprovação: 10/03/2019 AprovadoData Impresso: Status do Relatório:4 / 4
Compartilhar