Logo Passei Direto
Buscar

Avaliação4-arquitetura_e_organização_de_computadores

Ferramentas de estudo

Questões resolvidas

Quando precisa armazenar as informações ou transmitir estes dados de forma confiável, sempre existe uma preocupação em detectar de teve algum erro ou, até mesmo, caso seja detectado o erro, tentar fazer a sua correção. Uma das técnicas para executar esta é ação de detecção de erro é através cálculo do bit de paridade (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Informe qual assertiva a seguir é correta para a informação a ser enviada em conjunto com o bit de paridade ímpar, para a palavra 01111101.
011111010.
011111011.

O módulo de E/S tem interface com o barramento e com os dispositivos.
Analisando as afirmações acima, conclui-se que:
a primeira afirmação é verdadeira, e a segunda é falsa.

Material
páginas com resultados encontrados.
páginas com resultados encontrados.
left-side-bubbles-backgroundright-side-bubbles-background

Experimente o Premium!star struck emoji

Acesse conteúdos dessa e de diversas outras disciplinas.

Libere conteúdos
sem pagar

Ajude estudantes e ganhe conteúdos liberados!

left-side-bubbles-backgroundright-side-bubbles-background

Experimente o Premium!star struck emoji

Acesse conteúdos dessa e de diversas outras disciplinas.

Libere conteúdos
sem pagar

Ajude estudantes e ganhe conteúdos liberados!

left-side-bubbles-backgroundright-side-bubbles-background

Experimente o Premium!star struck emoji

Acesse conteúdos dessa e de diversas outras disciplinas.

Libere conteúdos
sem pagar

Ajude estudantes e ganhe conteúdos liberados!

left-side-bubbles-backgroundright-side-bubbles-background

Experimente o Premium!star struck emoji

Acesse conteúdos dessa e de diversas outras disciplinas.

Libere conteúdos
sem pagar

Ajude estudantes e ganhe conteúdos liberados!

left-side-bubbles-backgroundright-side-bubbles-background

Experimente o Premium!star struck emoji

Acesse conteúdos dessa e de diversas outras disciplinas.

Libere conteúdos
sem pagar

Ajude estudantes e ganhe conteúdos liberados!

left-side-bubbles-backgroundright-side-bubbles-background

Experimente o Premium!star struck emoji

Acesse conteúdos dessa e de diversas outras disciplinas.

Libere conteúdos
sem pagar

Ajude estudantes e ganhe conteúdos liberados!

Questões resolvidas

Quando precisa armazenar as informações ou transmitir estes dados de forma confiável, sempre existe uma preocupação em detectar de teve algum erro ou, até mesmo, caso seja detectado o erro, tentar fazer a sua correção. Uma das técnicas para executar esta é ação de detecção de erro é através cálculo do bit de paridade (STALLINGS, W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010).
Informe qual assertiva a seguir é correta para a informação a ser enviada em conjunto com o bit de paridade ímpar, para a palavra 01111101.
011111010.
011111011.

O módulo de E/S tem interface com o barramento e com os dispositivos.
Analisando as afirmações acima, conclui-se que:
a primeira afirmação é verdadeira, e a segunda é falsa.

Prévia do material em texto

ATIVIDADE 4 (A4) 
 
Usuário 
 
Curso GRA0240 ARQUITETURA E ORGANIZAÇÃO DE COMPUTADORES GR0120202 - 
202020.ead-29774942.06 
Teste ATIVIDADE 4 (A4) 
Iniciado 29/11/20 22:37 
Enviado 29/11/20 22:46 
Status Completada 
Resultado da 
tentativa 
8 em 10 pontos 
Tempo decorrido 
Resultados 
exibidos 
Respostas enviadas, Respostas corretas, Comentários 
• Pergunta 1 
1 em 1 pontos 
 
No modelo RISC tem um conjunto de instruções mais simples. Para que a fabricação deste 
tipo de processador fosse idealizada, alguns levantamentos e consultas foram feitos para 
que este conjunto de instruções denominado ISA ( Instruction Set Architecture , - 
Arquitetura de Conjunto de Instruções) fosse projetada” (TANENBAUM, A. S. Organização 
Estruturada de Computadores . 6. ed. São Paulo: Pearson Prentice Hall, 2013). Das 
alternativas abaixo, assinale a que descreve corretamente os levantamentos realizados. 
 
Resposta 
Selecionada: 
 
sequência de execução das instruções: neste tipo de métrica 
que foi levada em consideração a análise da sequência 
permitiu um estudo mais aprofundado da estrutura do 
pipeline. 
Resposta 
Correta: 
 
sequência de execução das instruções: neste tipo de métrica 
que foi levada em consideração a análise da sequência 
permitiu um estudo mais aprofundado da estrutura do 
pipeline. 
Feedback da 
resposta: 
Resposta correta. Cada item utilizado pela ISA está associado 
ao nome que o denomina (frequência de operações e de 
operandos e ainda sobre as instruções). 
 
 
• Pergunta 2 
0 em 1 pontos 
 
Quando precisa armazenar as informações ou transmitir estes dados de 
forma confiável, sempre existe uma preocupação em detectar de teve algum 
erro ou, até mesmo, caso seja detectado o erro, tentar fazer a sua correção. 
Uma das técnicas para executar esta é ação de detecção de erro é através 
cálculo do bit de paridade (STALLINGS, W. Arquitetura e Organização de 
Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010). 
Informe qual assertiva a seguir é correta para a informação a ser enviada 
em conjunto com o bit de paridade ímpar, para a palavra 01111101. 
 
Resposta Selecionada: 
011111010. 
 
Resposta Correta: 
011111011. 
Feedback da 
resposta: 
Sua resposta está incorreta. Na técnica de bit de paridade é 
preciso observar o local de inserção do bit de paridade e a 
quantidade de bits do tipo 1 na sequência, para o caso de uso 
da técnica de paridade ímpar. 
 
• Pergunta 3 
0 em 1 pontos 
 
Manipular um módulo de E/S através da forma de E/S programada consiste 
em maior consumo computacional 
PORQUE 
Existe um evento que fica no aguardo de espera, sem processamento 
efetivo. 
 
Analisando as afirmações acima, conclui-se que: 
 
Resposta 
Selecionada: 
 
as duas afirmações são falsas. 
 
 
Resposta Correta: 
As duas afirmações são verdadeiras, e a segunda justifica 
a primeira. 
Feedback da 
resposta: 
Resposta incorreta. Observe que sempre existe consumo de 
recursos computacional em eventos que são necessários e que 
acontecem, mesmo que não sejam requisitados. 
 
 
• Pergunta 4 
1 em 1 pontos 
 
Um módulo de E/S, dentro da arquitetura de computadores, deve ter como 
características de implementação, algumas formas de exportar suas 
funcionalidades para realizar um interfaceamento entre o elemento 
Barramento e os próprios dispositivos de E/S, que estão sob sua 
responsabilidade (STALLINGS, W. Arquitetura e Organização de 
Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010). 
Considerando as funcionalidades de um módulo hipotético de E/S, avalie as 
afirmações a seguir. 
 
I. controle e temporização: fundamentais para permitir a sincronização de 
acesso e uso dos dispositivos sob a coordenação do módulo de E/S. 
II. interação com o processador e dispositivos de E/S: tem o recebimento 
das demandas e o envio ou o recebimento das informações a serem 
manipuladas. 
III. detecção de erros: como envolvem armazenamento e transmissão é 
necessário um mecanismo para detecção de erros. 
IV. bufferização das informações sob manipulação: compatibilizar as taxas 
de transferência entre os dispositivos e os barramentos envolvidos. 
V. clock: pulso para a sincronização das ações realizadas pela memória 
 
para proceder a ação de leitura ou gravação das informações. 
 
Agora, assinale a alternativa que apresenta informações corretas sobre as 
funcionalidades do módulo de E/S. 
Resposta Selecionada: 
I, II, III e IV. 
Resposta Correta: 
I, II, III e IV. 
Feedback da 
resposta: 
Resposta correta. As funções requisitadas são chamadas 
ações desenvolvidas pelo módulo, sendo assim excluídas 
ações de são executadas por outros módulos como no caso do 
sincronismo, feito pelo clock. 
 
 
• Pergunta 5 
1 em 1 pontos 
 
Na arquitetura de computadores, o uso de um módulo de E/S foi idealizado 
para implementar a forma como ocorre a exportação da funcionalidade de 
interfaceamento entre elementos, denominados como barramento (parte 
interna) e os próprios dispositivos de E/S (parte externa), sob sua 
responsabilidade (STALLINGS, W. Arquitetura e Organização de 
Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 2010). 
Das alternativas abaixo, assinale a que descreve as características sobre as 
formas de manipular os módulos de E/S. 
 
Resposta 
Selecionada: 
 
DMA (Acesso Direto à Memória): a transferência para a 
memória é realizada diretamente pelo módulo de E/S. 
Resposta 
Correta: 
 
DMA (Acesso Direto à Memória): a transferência para a 
memória é realizada diretamente pelo módulo de E/S. 
Feedback da 
resposta: 
Resposta correta. As formas de manipular são apenas de 3 
tipos, conforme descrito, porém não existe a interferência direta 
pelo usuário do equipamento que manipula o dispositivo 
externo. 
 
 
• Pergunta 6 
1 em 1 pontos 
 
Um módulo de E/S dentro da arquitetura de computadores teve sua 
implementação adotada para garantir a forma de exportar funcionalidades 
que permitam executar o interfaceamento entre a parte externa do sistema 
de hardware, que é o barramento e a parte externa que são os próprios 
dispositivos de E/S, conectados e sob sua responsabilidade (STALLINGS, 
W. Arquitetura e Organização de Computadores. 8. ed. São Paulo: 
Pearson Prentice Hall, 2010). 
Das alternativas abaixo, assinale a que descreve as características sobre a 
forma de manipular os módulos de E/S do tipo DMA. 
 
Resposta 
Selecionada: 
 
a linha de endereço tem uso na transferência, para que o 
sistema de memória saiba a localização de escrita dos dados 
transferidos. 
Resposta 
Correta: 
 
a linha de endereço tem uso na transferência, para que o 
sistema de memória saiba a localização de escrita dos dados 
transferidos. 
Feedback 
da resposta: 
Resposta correta. Cada elemento do módulo de E/S possui sua 
ação de acordo com a sua denominação: portanto dados serve 
tanto para configuração quanto para transferência e os de 
controle servem para gerenciar a ação de interrupção. 
 
• Pergunta 7 
1 em 1 pontos 
 
Manipular um módulo de E/S através da forma de E/S controlado por 
interrupção consiste em maior consumo computacional 
PORQUE 
Existe um evento que informa sobre uma espera, sem processamento 
sendo realizado. 
 
Analisando as afirmações acima, conclui-se que: 
 
Resposta Selecionada: 
as duas afirmações são falsas. 
 
 
Resposta Correta: 
as duas afirmações são falsas. 
 
 
Feedback da 
resposta: 
Resposta correta. Com o uso da forma de manipulação de 
forma E/S controlada por interrupção, ocorre um evento (e seu 
consumo de recurso) apenas quando chamado. 
 
 
• Pergunta 8 
1 em 1 pontos 
 
O módulo de E/S tem interface com o barramento e com os dispositivos 
PORQUE 
Verifica se a requisição é ou não direcionada a ele através dos dados que 
são enviados. 
 
Analisando as afirmações acima, conclui-se que: 
 
Resposta Selecionada: 
a primeira afirmação é verdadeira, e a segunda é falsa. 
Resposta Correta:a primeira afirmação é verdadeira, e a segunda é falsa. 
 
Feedback da 
resposta: 
Resposta correta. Como o módulo de E/S serve de ponte entre 
duas partes, é necessário o uso de endereço da informação, 
dentro da requisição e não os dados. 
 
• Pergunta 9 
1 em 1 pontos 
 
RISC é um tipo de máquina que tem como principal característica em sua 
implementação o fato de possuírem instruções reduzidas, que tem como 
significado a instrução ser simples, estar otimizada. Esta característica 
permite menor complexidade em sua implementação do que as máquinas 
CISC (STALLINGS, W. Arquitetura e Organização de Computadores. 8. 
ed. São Paulo: Pearson Prentice Hall, 2010 ). 
Considerando as características básicas de uma instrução reduzida, avalie 
as afirmações a seguir. 
 
I. o tempo de execução de uma instrução corresponde a um ciclo de 
máquina (tempo do acesso e coleta de informações nos registradores, 
executar uma operação e escrever o resultado no banco de registradores. 
II. as operações ocorrem na forma de registrador-registrador, ou seja, 
elas ocorrem de tal maneira que não existem instruções que misturem 
registrador-memória, exceto aquelas de carga e escritas na memória. 
III. os modos de endereçamento utilizados no processo são considerados 
de execução simples, e não tem a possibilidade de possuir, por exemplo, a 
forma de aplicação denominada de endereçamento indireto. 
IV. utilização de formatos simples de instruções é essencial para se ter 
unidades de controle mais simples, com os processos de decodificação e 
busca dos operandos, mais ágil, devido a menor complexidade do hardware. 
V. os modos de dados utilizados no processo são considerados de 
execução complexo, os únicos no sistema, pois a forma de aplicação 
utilizada é denominada de dados de acesso direto. 
 
Agora, assinale a alternativa que apresenta informações corretas quanto as 
características básicas de uma instrução reduzida da arquitetura RISC. 
 
Resposta Selecionada: 
I, II, III e IV. 
 
 
Resposta Correta: 
I, II, III e IV. 
 
 
Feedback da 
resposta: 
Resposta correta. Em uma instrução tudo diz respeito a uma 
ação que precisa ser feita. Assim não existe nada sobre a 
parte de dados em uma instrução reduzida. 
 
 
• Pergunta 10 
1 em 1 pontos 
 
Na arquitetura de computadores, no uso das memórias do tipo RAM, podem 
ser diferenciadas em vários aspectos. Entre eles podem ser relacionados 
quanto à tecnologia de sua fabricação, em conjunto com suas utilidades 
principais. Como exemplo deste tipo de classificação tem o caso das 
memórias denominadas como do tipo dinâmica (DRAM) e as denominadas 
como do tipo estática (SRAM). (STALLINGS, W. Arquitetura e 
Organização de Computadores. 8. ed. São Paulo: Pearson Prentice Hall, 
2010). 
Qual assertiva a seguir é correta para a característica da memória do tipo 
DRAM. 
 
Resposta 
Selecionada: 
 
um dos seus componentes eletrônicos, o capacitor, tem a 
capacidade de armazenar energia de forma temporária. 
Resposta 
Correta: 
 
um dos seus componentes eletrônicos, o capacitor, tem a 
capacidade de armazenar energia de forma temporária. 
Feedback da 
resposta: 
Resposta correta. A memória do tipo DRAM guarda informação 
de forma temporária, enquanto tem energia armazenada pelo 
componente eletrônico capacitor, já que o transistor não faz 
isso.

Mais conteúdos dessa disciplina