Buscar

LabEltnDigital_06

Prévia do material em texto

Laboratório de Eletrônica Digital
FLIP-FLOP JK
Universidade Federal do Amazonas (UFAM)
Faculdade de Tecnologia (FT)
Departamento de Eletrônica e Computação (DTEC)
FLIP-FLOP JK
Prof. Francisco Januário
Mestrando em Engenharia Elétrica (UFAM)
Bacharel em Engenharia de Telecomunicações (FUCAPI)
JANUARIO, Francisco – Slides das aulas de eletrônica digital,
Manaus: UFAM, 2013.
TAUB, Herbert – Circuitos digitais e microprocessadores, São
Paulo: McGraw-Hill do Brasil, 1984.
TOCCI, Ronald J. – Sistemas digitais: princípios e aplicações, 8.ed.,
Laboratório de Eletrônica Digital
Referências
2Prof. Francisco Januário
TOCCI, Ronald J. – Sistemas digitais: princípios e aplicações, 8.ed.,
São Paulo: Pearson Prentice Hall, 2006.
BIGNELL, James W.; DONOVAN, Robert – Eletrônica digital, 5.ed.,
São Paulo: Cengage Learning, 2009.
CAPUANO, Francisco G. e IDOETA, Ivan V. Elementos de eletrônica
digital, 13.ed., São Paulo: Érica, 1988.
• É um tipo especial de flip-flop mestre-escravo. Utilizado
em contadores e divisores.
• Abaixo um JK com portas NAND e o símbolo do flip-flop.
Laboratório de Eletrônica Digital
FLIP-FLOP JK (1/2)
3Prof. Francisco Januário
• O flip-flop JK possui os estados definidos pela Tabela
Verdade descrita abaixo.
Laboratório de Eletrônica Digital
FLIP-FLOP JK (2/2)
PRESET’ CLEAR’ J K CLK Q Q’ ESTADO
0 1 X X X 1 0
1 0 X X X 0 1
4Prof. Francisco Januário
0 0 X X X 1 1
Estado não 
utilizado
1 1 0 1 ↓ 0 1
1 1 1 0 ↓ 1 0
1 1 0 0 X Q Q’ Estado mantido
1 1 1 1 ↓ Q’ Q
Estado
alternado
(toggle)
Material para os experimentos
Componentes:
7400: CI com 4 Portas Lógicas NAND de 2 entradas
74107: CI com 2 Flip-Flop’s JK com PRESET’ e CLEAR’
74109: CI com 2 Flip-Flop’s JK com CLEAR’
LED’s
Laboratório de Eletrônica Digital
Experimentos (1/3)
5
LED’s
Resistores: 50Ω, 150Ω
Material:
Protoboard
Equipamentos:
Multímetro
Gerador de Sinais
Prof. Francisco Januário
Experimento 1: Monte um flip-flop JK com um CI 74107/109 e
valide a tabela-verdade. Coloque LED’s nas saídas Q e Q’. As
entradas J e K devem estar aterradas através de resistor de 50
Ω. Na entrada CLK utilize um gerador de sinais com freqüência
de 1Hz.
Laboratório de Eletrônica Digital
Experimentos (1/3)
6
Para os próximos experimentos, caso utilize o CI 74109, a
entrada K deve ser aterrada e na saída Q de cada flip-flop
coloque um inversor.
Prof. Francisco Januário
Experimento 2: Monte um contador assíncrono com flip-
flop’s JK de 3 bits. Observe a contagem através dos LED’s.
Laboratório de Eletrônica Digital
Experimentos (2/3)
7Prof. Francisco Januário
Experimento 3: Modifique o experimento anterior para
que a contagem seja zerada a partir quando chegar em 510.
Laboratório de Eletrônica Digital
Experimentos (3/3)
8Prof. Francisco Januário
Lab. Eltn. Digital (Portas Lógicas)
DATASHEET (1/2)
74LS107
9Prof. Francisco Januário
74LS109
Lab. Eltn. Digital (Portas Lógicas)
DATASHEET (2/2)
10Prof. Francisco Januário

Continue navegando