Buscar

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes

Faça como milhares de estudantes: teste grátis o Passei Direto

Esse e outros conteúdos desbloqueados

16 milhões de materiais de várias disciplinas

Impressão de materiais

Agora você pode testar o

Passei Direto grátis

Você também pode ser Premium ajudando estudantes
Você viu 3, do total de 3 páginas

Prévia do material em texto

Alunos: Fabio Santana Bacellar 	 		RA: 1979019 
	 Douglas Ramos de Sousa Felix		RA: 1757660
Data: 20/04/2022
LISTA DE EXERCÍCIOS – 03
Pg. 391
1) Serve para fazer uma comparação digital convertida em analógica, com uma tensão analógica de entrada no sistema;
2) Fica localizada no registrador;
3) O sinal de saída do comparador EOC (end-of-conversion) é a entrada de uma porta lógica AND que realimenta um novo pulso do contador caso VAX < VA.
Pg. 394
1) ADC de rampa digital: Sua operação é baseada em que o valor de um contador é incrementado binariamente. A saída do contador VAX é convertida para um sinal analógico através de um DAC e este sinal analógico é comparado com o sinal de entrada analógico VA. O sinal de saída do comparador EOC (end-of-conversion) é a entrada de uma porta lógica AND que realimenta um novo pulso do contador caso VAX < VA;
2) É a diferença entre o valor analógico esperado e os valores analógicos associados ao valor digital, pois valores de tensões dentre a faixa correspondente a uma unidade binária (1 LSB) são tipicamente representados por um mesmo valor digital. Uma prática comum é fazer o erro de quantização simétrico em relação ao múltiplo inteiro da resolução, ou seja ± 1/2 LSB. Assim, os resultados poderiam oscilar dentro de ± 1/2 LSB. O erros de precisão de um ADC seria a faixa de valores analógicos que são mapeados num mesmo valor digital;
3) O intervalo de tempo entre o início e o fim de uma conversão. Este tempo varia muito entre os ADCs. O tempo de conversão de um ADC de rampa digital é, para o pior caso, t (max) (2 1) T C = n − * relógio quando o sinal analógico de entrada estiver um pouco abaixo do fundo de escala. T e denotam, respectivamente, o período do relógio e a relógio n quantidade de bits do contador. Algumas vezes, o tempo médio de conversão t c(med) é especificado. Ele é a metade do tempo máximo de conversão. No caso de ADCs de aproximações sucessivas, o tempo total de conversão sempre depende da quantidade n de bits que o conversor precisa varrer, pois a lógica da conversão se baseia na verificação, bit a bit, a necessidade de setar o bit em “1”. Portanto, t C (max) = n * T relógio;
4) É verdadeira a informação;
5) Vantagem: Comparando com o AD complexo, temos um conversor mais simples de lidar;
Desvantagem: A cada adição de Bit ao contador, o tempo de conversão dobra;
6) 
Pg. 396
1) Tem como função, pegar um sinal analógico e transformar em digital (bits);
2) Através da geração de pulsos START, que converte dados novos em AD, o sinal EOC do conversor tem de ser monitorado pelo computador para informar quando a conversão estará realizada, só após isso, ela transfere os dados para sua memória.